맨위로가기

지터

"오늘의AI위키"는 AI 기술로 일관성 있고 체계적인 최신 지식을 제공하는 혁신 플랫폼입니다.
"오늘의AI위키"의 AI를 통해 더욱 풍부하고 폭넓은 지식 경험을 누리세요.

1. 개요

지터는 디지털 신호의 파형 위상 흔들림을 의미하며, 무작위 지터와 결정적 지터로 분류된다. 랜덤 지터는 예측 불가능한 시간적 흔들림으로, 전원 전압이나 접지 전압의 혼란으로 발생하며, 결정적 지터는 데이터나 클럭에 의존하여 발생하며, 피크 투 피크 값이 제한된다. 총 지터는 랜덤 지터와 결정적 지터의 조합으로, 통신 표준에 따라 필요한 비트 오류율을 고려하여 계산된다. 지터는 절대 지터, 최대 시간 간격 오류, 주기 지터, 사이클 간 지터 등으로 측정되며, 컴퓨터 네트워크에서는 패킷 지연 변동을 의미할 수 있다. 응용 분야에 따라 샘플링 지터, 비디오 및 이미지 지터가 발생하며, 안티 지터 회로, 지터 버퍼, 디지터라이저, 필터링 및 분해 등을 통해 완화할 수 있다.

더 읽어볼만한 페이지

  • 동기화 - 세마포어
    세마포어는 데이크스트라가 고안한 정수 변수로, P/V 연산을 통해 자원 접근을 제어하고 동기화 문제를 해결하며, 계수 세마포어와 이진 세마포어로 나뉘어 멀티스레드 환경에서 자원 관리 및 스레드 동기화에 기여한다.
  • 동기화 - 동기화 (컴퓨터 과학)
    동기화는 컴퓨터 과학에서 다중 프로세스 또는 스레드가 공유 자원에 접근할 때 발생하는 문제를 해결하기 위한 기술이며, 경쟁 조건 방지 및 데이터 일관성 유지를 위해 세마포어, 뮤텍스 등의 메커니즘을 통해 구현된다.
  • 패킷 - 프로토콜 데이터 단위
    프로토콜 데이터 단위(PDU)는 네트워크 통신에서 데이터 전송의 기본 단위로서, 각 계층은 서비스 데이터 단위(SDU)에 헤더와 제어 정보를 더해 PDU를 생성하며, 데이터 구조화, 오류 검출, 주소 지정 등의 기능을 수행하여 효율적인 통신을 지원하고, 크기는 네트워크 성능, MTU, IP 단편화, 보안 문제와 관련된다.
  • 패킷 - 셀 릴레이
    셀 릴레이는 가변 길이 사용자 패킷을 고정 길이 셀 그룹으로 분할하여 고속으로 전송하는 기술이며, 지연에 민감한 트래픽에 사용되고, 흐름 제어 및 오류 검출 기능은 없으며, 비동기 전송 방식(ATM)과 같은 고속 패킷 스위칭 기술의 구현에 사용된다.
지터
개요
지터의 시각적 표현
지터의 시각적 표현
정의지터는 이상적인 주기 신호의 주기적인 편차
원인전자기 간섭(EMI)
누화
온도 변화
전원 공급 장치의 변동
디지털 회로의 부하 변화
무선 신호에서 여러 경로를 통해 수신기로 도달하는 신호 간의 간섭
측정 단위
단위
RMS
피크-투-피크
UI(단위 간격)
주기 백분율
관련 용어
관련 용어위상 지터(jitter): 신호의 위상 변화
시간 간격 오류(TIE, Time Interval Error): 기준 시점으로부터의 시간 간격 오차
방황 (통신)(Wander): 낮은 주파수의 지터
떨림(Twinkle): 디스플레이에서 밝기 또는 색상의 빠른 변동
전송 제어 프로토콜(TCP)의 흐름 제어에 사용되는 알고리즘인 Nagle 알고리즘과 상호 작용하는 네트워크 지터
패킷 지연 변동(PDV, Packet Delay Variation): 패킷 네트워크에서 패킷 간 지연의 변동
유형
유형결정적 지터 (Deterministic Jitter, DJ)
랜덤 지터 (Random Jitter, RJ)
주기적 지터 (Periodic Jitter, PJ)
데이터 의존적 지터 (Data Dependent Jitter, DDJ)
영향
영향데이터 전송 오류 증가
시스템 성능 저하
오디오 및 비디오 품질 저하
완화 방법
완화 방법신호 무결성 향상
적절한 차폐
전원 공급 장치 필터링
클럭 복구 회로 사용
에러 정정 부호(ECC) 사용

2. 유형

디지털 신호에서 지터는 기준 클럭이나 신호 데이터 파형 위상의 흔들림으로 인해 발생하며, 최악의 경우 수신 측에서 데이터 오류 등의 원인이 된다.[19] 무작위 지터와 결정적 지터의 주요 차이점 중 하나는 결정적 지터는 제한되어 있고 무작위 지터는 제한이 없다는 것이다.[3][4] 디지털 신호에서의 지터는 랜덤 지터와 디터미니스틱 지터로 분류할 수 있다.

2. 1. 랜덤 지터 (Random Jitter, RJ)

랜덤 지터(Random jitter, RJ)는 정규 분포를 따르는 시간축 방향의 신호 파형의 흔들림이며, 데이터 신호나 클럭 신호의 파형에 무작위적인 시간적 흔들림이 포함됨으로써 발생한다.[19] 고속화된 디지털 신호 전송에서는 신호파의 상승과 하강 기울기 변화도 위상 흔들림의 요소가 되기 때문에, 전원 전압이나 접지 전압의 혼란도 랜덤 지터의 원인이 된다.

2. 2. 디터미니스틱 지터 (Deterministic Jitter, DJ)

결정적 지터는 예측 가능하고 재현 가능한 시계 또는 데이터 신호 지터 유형이다. 이 지터의 피크 투 피크 값은 제한되어 있으며, 이 경계를 쉽게 관찰하고 예측할 수 있다. 결정적 지터는 알려진 비정규 분포를 갖는다. 결정적 지터는 데이터 스트림과 상관관계가 있을 수도 있고(데이터 종속 지터), 데이터 스트림과 상관관계가 없을 수도 있다(제한된 비상관 지터). 데이터 종속 지터의 예로는 듀티 사이클 종속 지터(듀티 사이클 왜곡이라고도 함) 및 심볼간 간섭이 있다.

디지털 신호에서 기준 클럭이나 신호 데이터의 파형 위상의 흔들림으로 인해 발생하며, 최악의 경우 수신 측에서 데이터 오류 등의 원인이 된다.[19]

디터미니스틱 지터(Deterministic jitter, DJ, 디터미니스틱 지터, 확정적 지터, 결정론적 지터, 제한 지터, Bounded Jitter)는 데이터나 클럭에 의존하여 수신 신호의 파형 타이밍이 변화하는 지터이며, 동일한 데이터/클럭에서는 항상 일정한 지터가 발생하는 성질을 가진다. 심볼간 간섭(Inter-symbol interference, ISI)과도 관련이 있다. 랜덤 지터(RJ)와 디터미니스틱 지터(DJ)를 합쳐 토탈 지터라고 한다. 지터는 고속 디지털 전송에서의 신호 무결성(Signal integrity, SI)과 관련된 요소이다.

2. 3. 총 지터 (Total Jitter, TJ)

총 지터(''T'')는 랜덤 지터(''R'')와 결정적 지터(''D'')의 조합이며, 시스템에 필요한 비트 오류율(BER)을 고려하여 계산된다.[7]

:

여기서 ''n''의 값은 링크에 필요한 BER을 기반으로 한다.

이더넷과 같은 통신 표준에서 사용되는 일반적인 BER은 10−12이다. RJ와 DJ를 합쳐 토탈 지터라고 한다.

nBER
6.410−10
6.710−11
710−12
7.310−13
7.610−14


3. 측정

직렬 버스 아키텍처에서 지터는 아이 패턴을 통해 측정된다. 직렬 버스 아키텍처의 지터 측정에는 표준이 있으며, 지터 허용 오차, 지터 전달 함수, 지터 생성을 다룬다. 이러한 속성에 대한 필수 값은 애플리케이션에 따라 다르며, 호환되는 시스템은 해당하는 표준을 준수해야 한다.

전자 엔지니어는 디지털 전자 회로의 클럭 주파수가 증가함에 따라 지터 및 지터 측정을 위한 테스트를 점점 더 중요하게 다루고 있다. 클럭 주파수가 높아지면 아이 개방이 작아지므로 지터에 대한 허용 오차가 더 엄격해진다. 예를 들어, 최신 컴퓨터 마더보드는 160피코초(ps) 이하의 아이 개방을 가진 직렬 버스 아키텍처를 가지고 있는데, 이는 1000ps 정도의 아이 개방을 가질 수 있는 병렬 버스 아키텍처와 비교하면 매우 작은 값이다.

지터는 테스트 중인 회로 유형에 따라 다양한 방식으로 측정 및 평가된다.[14] 지터 측정의 목표는 지터가 회로의 정상 작동을 방해하지 않도록 하는 것이다. 지터 허용 오차에 대한 장치 성능 테스트는 특수 테스트 장비를 사용하여 전자 부품에 지터를 주입하는 방식으로 이루어진다.

프레임 그래버에서 픽셀 지터를 측정할 때는 아날로그 파형을 디지털화하고 결과 데이터 스트림을 분석하는 덜 직접적인 방식을 사용한다.[15]

3. 1. 절대 지터 (Absolute Jitter)

절대 지터는 클럭 에지의 위치가 이상적인 위치에서 벗어나는 절대 차이를 의미한다.[1]

지터가 가우스 분포를 갖는 경우, 일반적으로 이 분포의 표준 편차를 사용하여 정량화한다. 이는 제로 평균 분포에 대한 RMS 측정으로 변환된다. 지터 분포는 종종 비 가우시안적이다. 이는 지터가 전원 공급 장치 잡음과 같은 외부 소스에 의해 발생하는 경우에 나타날 수 있다. 이러한 경우, ''피크-투-피크'' 측정이 더 유용할 수 있다. 가우스 분포도 아니고 의미 있는 피크 레벨도 갖지 않는 분포를 의미 있게 정량화하기 위한 많은 노력이 이루어졌지만, 모두 단점이 있다. 그럼에도 불구하고 대부분 엔지니어링 작업의 목적에는 충분하다.[1]

3. 2. 주기 지터 (Cycle Jitter)

주기 지터는 클럭 신호 지터의 일반적인 세 가지 측정 기준 중 하나이다. 임의의 한 클럭 주기와 이상적인 또는 평균 클럭 주기 간의 차이를 의미한다. 주기 지터는 회로의 무오류 작동이 가능한 가장 짧은 클럭 주기(평균 주기 - 최대 사이클 지터)에 의해 제한되고, 회로의 성능이 평균 클럭 주기에 의해 설정되는 디지털 상태 머신과 같은 동기 회로에서 중요하다. 따라서 동기 회로는 가장 짧은 클럭 주기가 평균 클럭 주기에 접근하도록 주기 지터를 최소화함으로써 이점을 얻는다.

3. 3. 사이클 간 지터 (Cycle-to-Cycle Jitter)

인접한 두 클럭 주기의 지속 시간 차이를 말한다. 이는 마이크로프로세서RAM 인터페이스에 사용되는 일부 유형의 클럭 생성 회로에서 중요할 수 있다.[1]

3. 4. 최대 시간 간격 오류 (MTIE)

최대 시간 간격 오류(MTIE)는 주어진 시간 동안 시간 간격을 측정할 때 테스트 중인 클럭이 범하는 최대 오류이다.

4. 통신 및 네트워크

통신 및 네트워크 분야에서 지터는 데이터 전송, 특히 인터넷과 같은 패킷 기반 네트워크에서 중요한 요소이다. 지터 특성은 인터넷 관련 중계 및 전송 장치의 안정성을 나타내는 성능 지표 중 하나로 사용된다.[1]

4. 1. 인터넷

인터넷에서는 패킷의 전송 시간(지연 시간)이 일정하지 않은 상황을 가리키며, 스트리밍으로 전송되는 영상·음성 등의 끊김, 온라인 게임에서의 동작 불량 등의 원인이 된다. 또한 인터넷 관련 중계·전송 장치의 안정성을 나타내는 성능 지표 중 하나로 "지터 특성"이 있다.

5. 응용 분야별 지터

지터는 다양한 응용 분야에서 서로 다른 의미와 중요성을 가진다.


  • '''샘플링 지터''': 아날로그-디지털 변환기(ADC) 또는 디지털-아날로그 변환기(DAC)에서 클럭 신호의 지터는 샘플 간 시간 간격을 변화시켜 신호 오류를 유발한다. 이 오류는 신호의 슬루율과 클럭 오류의 절대값에 비례하며, 무작위 지터는 광대역 노이즈를, 주기적 지터는 잘못된 스펙트럼 구성 요소를 추가하는 경향이 있다. 샘플링 지터는 고주파 신호 변환이나 클럭 신호가 간섭에 취약한 경우에 특히 중요하며, 디지털 안테나 배열에서 ADC 및 DAC 지터는 도래 방향 추정 정확도 및 재머 억제 깊이에 영향을 미친다.[9][10]
  • '''비디오 및 이미지 지터''': 영상 전송 중 동기화 신호 손상 또는 전자기 간섭으로 인해 영상 프레임의 수평선이 무작위로 이동하는 현상이다.[13]


클럭 신호 지터는 일반적으로 다음 세 가지 측정 기준으로 평가된다.

측정 기준설명
절대 지터클럭 에지 위치가 이상적인 위치에서 벗어나는 절대 차이
최대 시간 간격 오류(MTIE)주어진 시간 동안 시간 간격을 측정할 때 클럭이 범하는 최대 오류
주기 지터 (사이클 지터)임의의 한 클럭 주기와 이상적인 또는 평균 클럭 주기 간의 차이. 동기 회로에서 중요하며, 최소화하여 회로 성능을 향상시킬 수 있다.
사이클 간 지터인접한 두 클럭 주기의 지속 시간 차이. 마이크로프로세서RAM 인터페이스에 사용되는 일부 클럭 생성 회로에서 중요할 수 있다.



통신에서는 단위 간격(UI)으로 지터를 정량화하며, 이는 전송 단위 주기의 분수로 표현된다. 마이크로프로세서 응용 분야에서는 ''피코초''와 같은 절대 단위가 더 일반적이다.

지터가 가우스 분포를 갖는 경우, 일반적으로 표준 편차를 사용하여 정량화한다. 지터 분포는 외부 소스에 의해 발생하는 경우 종종 비가우시안적이며, 이 경우 ''피크-투-피크'' 측정이 더 유용할 수 있다.

컴퓨터 네트워크에서 지터는 패킷 지연 변동, 즉 패킷 지연의 변동(통계적 분산)을 의미한다.

5. 1. 샘플링 지터

클럭 신호 지터는 일반적으로 다음 세 가지 메트릭으로 측정된다.

  • 절대 지터: 클럭 에지의 위치가 이상적인 위치에서 벗어나는 절대 차이.
  • 최대 시간 간격 오류(MTIE): 주어진 시간 동안 시간 간격을 측정할 때 테스트 중인 클럭이 범하는 최대 오류.
  • 주기 지터 (또는 ''사이클 지터''): 임의의 한 클럭 주기와 이상적인 또는 평균 클럭 주기 간의 차이. 주기 지터는 동기 회로에서 중요한데, 회로의 무오류 작동이 가능한 가장 짧은 클럭 주기(평균 주기 - 최대 사이클 지터)에 의해 제한되고, 회로의 성능은 평균 클럭 주기에 의해 설정되기 때문이다. 따라서 동기 회로는 주기 지터를 최소화하여 가장 짧은 클럭 주기가 평균 클럭 주기에 접근하도록 함으로써 이점을 얻는다.
  • 사이클 간 지터: 인접한 두 클럭 주기의 지속 시간 차이. 마이크로프로세서RAM 인터페이스에 사용되는 일부 클럭 생성 회로에서 중요할 수 있다.


통신에서 위에서 언급한 지터 유형은 단위 간격(UI)으로 정량화되며, 이는 전송 단위 주기의 분수로 표현된다. 이 단위는 클럭 주파수에 따라 스케일링되므로, T1과 같은 비교적 느린 상호 연결과 OC-192와 같은 더 빠른 인터넷 백본 링크를 비교할 수 있게 해준다. 마이크로프로세서 응용 분야에서는 ''피코초''와 같은 절대 단위가 더 일반적이며, ''도'' 및 ''라디안'' 단위도 사용된다.

지터가 가우스 분포를 갖는 경우, 일반적으로 이 분포의 표준 편차를 사용하여 정량화한다. 이는 제로 평균 분포에 대한 RMS 측정으로 변환된다. 지터 분포는 전원 공급 장치 잡음과 같은 외부 소스에 의해 발생하는 경우 종종 비가우시안적이다. 이러한 경우, ''피크-투-피크'' 측정이 더 유용할 수 있다. 가우스 분포도 아니고 의미 있는 피크 레벨도 갖지 않는 분포를 정량화하기 위한 많은 노력이 있었으며, 모두 단점이 있지만 대부분 엔지니어링 작업의 목적에 충분하다.

컴퓨터 네트워크에서 지터는 패킷 지연 변동, 즉 패킷 지연의 변동(통계적 분산)을 의미할 수 있다.

신호의 아날로그-디지털 변환 및 디지털-아날로그 변환에서 샘플링은 일반적으로 고정된 주기를 갖는 주기적인 것으로 가정한다. 즉, 두 샘플 사이의 시간은 동일하다. 아날로그-디지털 변환기 또는 디지털-아날로그 변환기의 클럭 신호에 지터가 있으면 샘플 간의 시간이 달라지고 순간적인 신호 오류가 발생한다. 이 오류는 원하는 신호의 슬루율과 클럭 오류의 절대값에 비례한다. 신호에 대한 지터의 영향은 지터의 특성에 따라 다르다. 무작위 지터는 광대역 노이즈를 추가하는 경향이 있는 반면, 주기적 지터는 "버디"와 같은 잘못된 스펙트럼 구성 요소를 추가하는 경향이 있다. 어떤 조건에서는 22kHz의 나이퀴스트 주파수를 갖는 변환기의 유효 비트 해상도를 14비트로 줄일 수 있다.[8]

샘플링 지터는 고주파 신호 변환이나 클럭 신호가 간섭에 특히 취약한 경우에 중요한 고려 사항이다.

디지털 안테나 배열에서 ADC 및 DAC 지터는 도래 방향 추정 정확도[9] 및 재머 억제의 깊이를 결정하는 중요한 요소이다.[10]

5. 2. 비디오 및 이미지 지터

클럭 신호 지터의 경우, 일반적으로 사용되는 세 가지 측정 기준이 있다.

  • '''절대 지터''': 클럭 에지의 위치가 이상적인 위치에서 벗어나는 절대 차이.
  • '''최대 시간 간격 오류(MTIE)''': 주어진 시간 동안 시간 간격을 측정할 때 테스트 중인 클럭이 범하는 최대 오류.
  • '''주기 지터''' (또는 ''사이클 지터''): 임의의 한 클럭 주기와 이상적인 또는 평균 클럭 주기 간의 차이. 주기 지터는 회로의 무오류 작동이 가능한 가장 짧은 클럭 주기(평균 주기 - 최대 사이클 지터)에 의해 제한되고, 회로의 성능이 평균 클럭 주기에 의해 설정되는 디지털 상태 머신과 같은 동기 회로에서 중요한 경향이 있다. 따라서 동기 회로는 가장 짧은 클럭 주기가 평균 클럭 주기에 접근하도록 주기 지터를 최소화함으로써 이점을 얻는다.
  • '''사이클 간 지터''': 인접한 두 클럭 주기의 지속 시간 차이. 이는 마이크로프로세서RAM 인터페이스에 사용되는 일부 유형의 클럭 생성 회로에서 중요할 수 있다.


통신에서 위에서 언급한 지터 유형에 사용되는 단위는 일반적으로 단위 간격(UI)이며, 이는 전송 단위 주기의 분수로 지터를 정량화한다. 이 단위는 클럭 주파수에 따라 확장되므로 T1과 같은 비교적 느린 상호 연결을 OC-192와 같은 더 빠른 인터넷 백본 링크와 비교할 수 있으므로 유용하다. ''피코초''와 같은 절대 단위는 마이크로프로세서 응용 분야에서 더 일반적이다. ''도'' 및 ''라디안'' 단위도 사용된다.

지터가 가우스 분포를 갖는 경우, 일반적으로 이 분포의 표준 편차를 사용하여 정량화한다. 이는 제로 평균 분포에 대한 RMS 측정으로 변환된다. 지터 분포는 종종 비 가우시안적이다. 이는 지터가 전원 공급 장치 잡음과 같은 외부 소스에 의해 발생하는 경우 발생할 수 있다. 이러한 경우, ''피크-투-피크'' 측정이 더 유용할 수 있다. 가우스도 아니고 의미 있는 피크 레벨도 갖지 않는 분포를 의미 있게 정량화하기 위한 많은 노력이 이루어졌다. 모두 단점이 있지만 대부분 엔지니어링 작업의 목적에 충분하다.

컴퓨터 네트워크에서 지터는 패킷 지연 변동, 즉 패킷의 지연에서의 변동(통계적 분산)을 의미할 수 있다. 영상 또는 이미지 지터는 영상 전송 중 동기화 신호 손상 또는 전자기 간섭으로 인해 영상 프레임의 수평선이 무작위로 이동할 때 발생한다. 모델 기반 디지터링 연구는 디지털 이미지 및 영상 복원 프레임워크 내에서 수행되었다.[13]

6. 완화

지터를 완화하는 방법은 다음과 같다.


  • 안티 지터 회로 (Anti-Jitter Circuits): 클럭 신호의 지터 수준을 줄이도록 설계된 전자 회로이다. 출력 펄스를 다시 타이밍하여 이상적인 클럭에 더 가깝게 정렬한다. 위상 고정 루프나 지연 고정 루프 등이 이에 해당한다.
  • 지터 버퍼 (Jitter Buffer): 패킷 교환 네트워크에서 큐잉으로 인해 발생하는 지터를 해결하는 버퍼이다. 네트워크를 통해 전송되는 오디오 또는 비디오 미디어 스트림을 끊김 없이 재생하도록 돕는다.[16]
  • 디지터라이저 (Dejitterizer): 디지털 신호의 지터를 줄이는 장치이다.[17] 신호를 임시 저장한 후 평균 속도에 맞춰 재전송하는 탄성 버퍼로 구성되는 것이 일반적이다.
  • 필터링 및 분해 (Filtering and Decomposition): 필터를 사용하여 샘플링 지터의 영향을 최소화할 수 있다.[18] 지터 신호는 고유 모드 함수로 분해하여 필터링 또는 디지터링할 수 있다.

6. 1. 안티 지터 회로 (Anti-Jitter Circuits)

안티 지터 회로(AJC)는 클럭 신호의 지터 수준을 줄이도록 설계된 일종의 전자 회로이다. AJC는 출력 펄스를 다시 타이밍하여 이상적인 클럭에 더 가깝게 정렬되도록 작동한다. 이 회로는 디지털 통신의 클럭 및 데이터 복구 회로와 아날로그-디지털 변환기 및 디지털-아날로그 변환기와 같은 데이터 샘플링 시스템에 널리 사용된다. 안티 지터 회로의 예로는 위상 고정 루프와 지연 고정 루프가 있다.

6. 2. 지터 버퍼 (Jitter Buffer)

지터 버퍼 또는 디지터 버퍼는 버퍼의 일종으로, 패킷 교환 네트워크에서 큐잉으로 인해 발생하는 지터를 해결하여 네트워크를 통해 전송되는 오디오 또는 비디오 미디어 스트림의 연속적인 재생을 보장하는 데 사용된다.[16] 디지터 버퍼가 처리할 수 있는 최대 지터는 미디어 스트림 재생을 시작하기 전에 도입되는 버퍼링 지연과 같다. 패킷 교환 네트워크의 맥락에서 '지터'라는 용어보다 '패킷 지연 변화'라는 용어를 선호하는 경우가 많다.

일부 시스템은 네트워크 특성의 변화에 따라 버퍼링 지연을 조정할 수 있는 정교한 지연 최적화 디지터 버퍼를 사용한다. 적응 논리는 미디어 패킷의 도착 특성에서 계산된 지터 추정치를 기반으로 한다. 적응형 디지터링과 관련된 조정은 미디어 재생에 불연속성을 도입하며, 이는 청취자 또는 시청자가 알아차릴 수 있다. 적응형 디지터링은 일반적으로 음성 활동 감지를 포함하는 오디오 재생에 대해 수행되며, 이를 통해 침묵 기간의 길이를 조정하여 적응의 지각적 영향을 최소화할 수 있다.

6. 3. 디지터라이저 (Dejitterizer)

디지터라이저는 디지털 신호의 지터를 줄이는 장치이다.[17] 디지터라이저는 일반적으로 신호를 임시로 저장한 다음 들어오는 신호의 평균 속도에 따라 재전송하는 탄성 버퍼로 구성된다. 디지터라이저는 저주파 지터(와이드)를 제거하는 데 효과적이지 않을 수 있다.

6. 4. 필터링 및 분해 (Filtering and Decomposition)

필터는 샘플링 지터의 영향을 최소화하도록 설계할 수 있다.[18]

지터 신호는 고유 모드 함수(IMFs)로 분해될 수 있으며, 이를 사용하여 필터링 또는 디지터링을 할 수 있다.

참조

[1] 서적 Phase-Locked Loop Circuit Design https://archive.org/[...] Prentice Hall 1991
[2] 웹사이트 FTB-8080 Sync Analyzer: Resolving Synchronization Problems in Telecom Networks http://documents.exf[...] EXFO 2012-08-05
[3] 웹사이트 How to Measure Total Jitter http://www.ti.com/li[...] Texas Instruments 2017-08
[4] 웹사이트 Understanding Jitter Calculations http://teledynelecro[...] Teledyne Technologies 2014-07-09
[5] 웹사이트 How to Measure Total Jitter http://www.ti.com/li[...] Texas Instruments 2017-08
[6] 웹사이트 Understanding Jitter Calculations http://teledynelecro[...] Teledyne Technologies 2014-07-09
[7] 웹사이트 The Meaning of Total Jitter http://www.ransomsno[...] Tektronix 2018-07-17
[8] 서적 Messtechnik https://www.springer[...] Springer
[9] 간행물 Influence of jitter in ADC on precision of direction-finding by digital antenna arrays. // Radioelectronics and Communications Systems. - Volume 54, Number 8, 2011.- Pp. 436 - 445.- https://link.springe[...] 2011-09-06
[10] 뉴스 Limiting depth of jammer's suppression in a digital antenna array in conditions of ADC jitter.// 5th International Scientific Conference on Defensive Technologies, OTEH 2012. - 18 - 19 September, 2012. - Belgrade, Serbia. - Pp. 495 - 497. http://slyusar.kiev.[...]
[11] 서적 Computer Networks and Internets https://books.google[...] Prentice Hall
[12] IETF IP Packet Delay Variation Metric for IP Performance Metrics (IPPM) IETF 2002-11
[13] 간행물 Video Dejittering by Bake and Shake
[14] 뉴스 Methods for estimating the ADC jitter in noncoherent systems. // Radioelectronics and Communications Systems. - Volume 54, Number 10, 2011. – Pp. 536 - 545. - DOI: 10.3103/S0735272711100037. http://slyusar.kiev.[...]
[15] 웹사이트 Pixel Jitter in Frame Grabbers http://www.sensoray.[...] 2008
[16] 웹사이트 Jitter Buffer http://searchenterpr[...] 2006-04-03
[17] FS1037C https://www.its.bldr[...]
[18] 간행물 Minimizing the Effect of Sampling Jitters in Wireless Sensor Networks 2011-04
[19] 문서 クロックをデータ信号に重積している方式ではデータエラーだけでなくクロック信号によるタイミングも失う可能性がある。



본 사이트는 AI가 위키백과와 뉴스 기사,정부 간행물,학술 논문등을 바탕으로 정보를 가공하여 제공하는 백과사전형 서비스입니다.
모든 문서는 AI에 의해 자동 생성되며, CC BY-SA 4.0 라이선스에 따라 이용할 수 있습니다.
하지만, 위키백과나 뉴스 기사 자체에 오류, 부정확한 정보, 또는 가짜 뉴스가 포함될 수 있으며, AI는 이러한 내용을 완벽하게 걸러내지 못할 수 있습니다.
따라서 제공되는 정보에 일부 오류나 편향이 있을 수 있으므로, 중요한 정보는 반드시 다른 출처를 통해 교차 검증하시기 바랍니다.

문의하기 : help@durumis.com